格式:pdf
大?。?span class="single-tag-height">113KB
頁數(shù): 4頁
該文設(shè)計了一種低復雜度編碼器并對其進行了硬件實現(xiàn)。該編碼器針對具有準循環(huán)結(jié)構(gòu)的LDPC碼,利用快速迭代編碼算法,在設(shè)計中只需簡單的循環(huán)移位以及異或操作就可實現(xiàn),因此具有較低的編碼復雜度。同時針對(528,264)的QC-LDPC碼,在Xilinx公司Virtex6系列的xc6vsx130t芯片上實現(xiàn)了該編碼器設(shè)計,經(jīng)過ISE軟件布局布線后,結(jié)果顯示編碼器只消耗了280個slices資源,而編碼吞吐量達到了147.168Mbps。另外利用時序仿真軟件Isim進行驗證,結(jié)果顯示輸出比輸入只延遲了7個時鐘,可見該算法的編碼速度比較快。
基于tidsp的通用算法實現(xiàn)知識來自于造價通云知平臺上百萬用戶的經(jīng)驗與心得交流。 注冊登錄 造價通即可以了解到相關(guān)基于tidsp的通用算法實現(xiàn)最新的精華知識、熱門知識、相關(guān)問答、行業(yè)資訊及精品資料下載。同時,造價通還為您提供材價查詢、測算、詢價、云造價等建設(shè)行業(yè)領(lǐng)域優(yōu)質(zhì)服務。手機版訪問:基于tidsp的通用算法實現(xiàn)